基于 FPGA+DSP(Xilinx XC5VLX110T 和TI DSP TMS320DM6467T)的高清JPEG解碼、H.264圖像解碼的字符疊加設(shè)備
高清視頻解碼平臺(tái)
北京廠家就找北京太速科技,采用FPGA+DSP技術(shù),價(jià)格低廉,質(zhì)量保證。
北京太速科技視頻編解碼板卡主要通過(guò)FPGA+DSP技術(shù)高清圖像編解碼分析,價(jià)格最低,經(jīng)濟(jì)實(shí)惠。板卡實(shí)現(xiàn)網(wǎng)絡(luò)輸入Jpeg、H.264的壓縮流,通過(guò)FPGA進(jìn)行Jpeg解碼,DSP進(jìn)行H.264解碼,同時(shí)進(jìn)行字符疊加,在DVI輸出口上進(jìn)行顯示。
2.設(shè)備性能與處理板技術(shù)指標(biāo)
視頻處理板部分
a. LVDS總線通信速率為200Mbps。
b. VGA輸入視頻的分辨率為1024×768,色彩為24bit,彩色,頻率為60Hz。
c. DVI輸出視頻分辨率為1600×1200,色彩為24bit,彩色,頻率為60Hz。
d. JPEG 圖片輸入要求分辨率支持1600X1200,色彩為24bit,彩色,頻率17Hz。
e. H.264壓縮流支持高清和標(biāo)清,高清分辨率1920X1080,色彩為24bit,彩色,頻率為30Hz;標(biāo)清分辨率720X576,色彩為24bit,彩色,頻率為60Hz。
主芯片性能介紹
?。?)DSP處理模塊
DSP處理模塊采用TI
公司高性能數(shù)字媒體處理器 TMS320DM6467T,.其主要特征如下 :
a.一個(gè)729MHz的C64X+的DSP處理器
b.一個(gè)364.5MHz的ARM926EJ-S處理器
c.8個(gè)32bitC64x+的指令通道
e.4個(gè)浮點(diǎn)和定點(diǎn) ALU
f.8個(gè)8X8的定點(diǎn)乘法器
g.外掛32bit寬度,256MB DDR2
h.外部EMIF接口總線獨(dú)立于內(nèi)存總線,支持16bit寬度,速度100MHz
i.支持32MB Flash
j.支持一個(gè)VPIF視頻輸入口,雙標(biāo)清或者單高清輸入,一個(gè)VPIF輸出口,雙標(biāo)清或者單高清輸出
k.支持高清的H.264 音視頻編解碼.
(2)FPGA處理模塊
FPGA采用 Xilinx新一代V5系列芯片,選擇型號(hào)為:XC5VLX110T-1136C,XC5VLX110T 具有邏輯模塊160 x 54 最大RAM模塊1,120Kb,DSP48E 64個(gè),CMT時(shí)鐘管理6個(gè) RocketIO GTP 16個(gè),總IObank 20個(gè),最大使用IO數(shù)680個(gè),能外接DDR2設(shè)備,可支持到最大4GB。
FPGA外掛3組DDR2,采用 Micron公司MT47LC64M16BT ,兩組各2片,組成乒乓模式或者單組模式,總?cè)萘?56MBX4。
3.軟件部分
程序開(kāi)發(fā)包括DSP部分程序和FPGA部分程序,DSP程序使用C語(yǔ)言編寫(xiě),運(yùn)行于Linux操作系統(tǒng),F(xiàn)PGA部分程序使用Verilog語(yǔ)言,使用ISE開(kāi)發(fā)環(huán)境。
高清視頻解碼平臺(tái)北京廠家就找北京太速科技,采用FPGA+DSP技術(shù),價(jià)格低廉,質(zhì)量保證。
4、物理特性
尺寸:標(biāo)準(zhǔn)CPCI 6U結(jié)構(gòu),233.35×160(mm),板厚1.6mm。
5、供電要求
不大于13W, 直流供電。
電壓:+5V 1.5A +3.3V 2A輸入。
紋波:≤5%。
6、應(yīng)用領(lǐng)域:
智能圖像分析高速數(shù)據(jù)、視頻信號(hào)檢測(cè),分析。
北京智能圖像高速分析@北京高清視頻解碼平臺(tái)@FPGA+DSP